2013年12月12日--全球晶片設計及電子系統軟體暨IP領導廠商新思科技(Synopsys)近日宣布,獲頒台積電2013年度「介面IP最佳合作夥伴」( Interface IP Partner of the Year Award)。自台積電於2010年成立該獎項以來,新思科技已連續四年獲獎。
台積電的遴選標準包括:客戶的意見回饋、是否符合TSMC9000 規範、客戶的投片試產數量以及技術支援能力。而新思科技DesignWare®介面IP解決方案,內容包括常用的通訊協定如USB、 PCI Express、DDR、MIPI、HDMI、 乙太網路和SATA等,適用於180奈米至20奈米的製程節點,目前也正規劃朝16奈米製程應用邁進。
台積電設計建構行銷處資深處長Suk Lee表示:「新思科技獲選的原因在於它不斷為雙方客戶提供符合TSMC-9000規範的優質IP,以及絕佳的客戶支援服務。該獎項是用以表彰新思科技成功地提供經矽晶驗證的IP,協助設計師利用台積電的製程技術開發出具差異化的產品,並加快產品上市時間。」
新思科技IP暨系統行銷副總裁John Koeter表示:「台積電與新思科技的目標一致,我們致力於提供客戶優質且經驗證的IP組合,用以支援台積電製程技術。新思科技很榮幸能連續四年獲得肯定,新思科技擁有二十多年的專業經驗,成為受客戶信賴的IP供應商,至今已就台積電製程提供數百種DesignWare IP產品,讓設計人員能運用各式經驗證的IP解決方案,降低整合風險,並加速量產時程。」
關於新思科技的DesignWare IP
新思科技是一家為SoC設計提供高品質及矽晶驗證(silicon-proven) 的IP解決方案領導廠商。其豐富的DesignWare IP組合套組包含完整的介面IP解決方案,其中包括控制器(controller)、用於一般通訊協定的實體層(PHY)及驗證(verification)IP、類比IP、嵌入式記憶體、邏輯庫(logic library)、處理器核心以及次系統。新思科技提供多種IP產品的驅動器(driver)、轉換層級模型(transaction-level model)和原型建造(prototype),用以支援IP的軟體開發及軟硬體整合。新思科技的HAPS® FPGA-Based原型建造解決方案允許系統環境中的IP及SoC的驗證,相較於傳統方式,其Virtualizer™虛擬原型建造工具組,更能協助晶片設計者,大幅提前可用於IP或整體SoC的軟體開發時程。藉由強大的IP開發方法論以及在品質、IP原型建造、軟體開發和全面性技術支援的大量投入,新思科技協助設計人員加速產品上市時程並降低整合風險。欲獲取更多DesignWare IP相關訊息,請參考下列網站: http://www.synopsys.com/designware.
關於新思科技
Synopsys加速了全球電子市場中的創新。作為一家電子設計自動化(EDA)和半導體IP領域內的領導者,其軟體、IP和服務説明工程師應對設計、驗證、系統和製造中的各種挑戰。自1986年以來,全世界的工程師使用Synopsys的技術已經設計和創造了數十億個晶片和系統。更多資訊,請參考:www.synopsys.com