Altera發表創新的28-nm FPGA

本文作者:admin       點擊: 2010-02-02 00:00
前言:
延續在技術上一直保持領導地位,Altera公司宣佈,即將推出的28-nm FPGA採用多項創新技術。嵌入式HardCopy® 模塊是一種可針對局部重新配置與嵌入28-Gbps收發器的新方法,將可大幅地提高下一代Altera® FPGA的密度與I/O效能,並進一步加強他們在面對ASIC與ASSP時的競爭力。

對於基礎建設與終端設備開發商而言,高畫質(HD)視訊、雲端運算、線上資料儲存與行動影音等快速增長的頻寬密集型應用帶來了新挑戰,他們該如何快速提高系統頻寬,但又必須維持在嚴格的功率和成本預算之內呢?Altera公司便開發出這些創新技術來解決這些挑戰。

新的嵌入式HardCopy模塊是可訂製的硬式矽智財(IP)模塊,具有Altera獨特的HardCopy ASIC能力。它們被用來強化標準或邏輯密集的功能,如介面通訊協定、應用程式特定功能,以及專有的客製化IP。嵌入式HardCopy模塊可讓客戶們的設計能夠更快上市,並同時降低成本和功率消耗。對Altera來說,這項創新讓公司能夠快速地創建多樣化的產品,以瞄準特定的市場領域。

利用局部重新配置功能,設計人員可以重新配置部分FPGA,而其他部分則繼續正常運行。這對於要求連續運行的系統非常重要,因為它允許設計人員進行更新或調整功能,但又不會中斷服務。局部重新配置功能不但降低了功率消耗和成本,而且在FPGA中移除了那些不會同時運作的功能,因此,還提高了邏輯密度效率。這些功能都可以儲存在外部記憶體中,並當需要時再行載入。這樣,單一顆FPGA可以支援多個種應用,從而減小了FPGA的尺寸,節省了電路板空間,降低了功率消耗。 

迄今為止,局部重新配置解決方案仍是一件耗時的工作,需要設計者瞭解所有複雜的FPGA架構細節。Altera透過建立在Quartus® II設計軟體中,已經獲得驗證的增量編譯設計流程功能,大幅地簡化了局部重新配置的過程。
為了擴大嵌入式收發器技術的領導地位,Altera所開發的28-Gbps嵌入式收發器,也會應用在即將推出的28-nm FPGA上。這些高速收發器,讓客戶能夠實現下一代的設計,例如在單顆晶片上實行400G系統,而無需昂貴的外部零組件。

Altera公司總裁、董事長兼執行長John Daane表示:「兩年前,Altera公司推出業界首款40-nm FPGA,並繼續提供業界首款嵌入式11.3 Gbps收發器,當我們轉移到下一個製程節點時,這些來自Altera的創新技術,將可帶領業界獲得更多摩爾定律所帶來的好處,以解決頻寬不足的挑戰,並同時維持成本和功率消耗的要求。」

Altera簡介
Altera®的可編程解決方案幫助系統和半導體公司快速高效的實現創新,突出產品優勢,贏得市場競爭。請瀏覽:www.altera.com,以瞭解Altera FPGA、CPLD和ASIC的詳細資訊。請透過Facebook、RSS與Twitter來及時瞭解來自Altera的訊息。


電子郵件:look@compotechasia.com

聯繫電話:886-2-27201789       分機請撥:11