Silicon Labs針對廣播視訊應用推出業界最低抖動時脈產生器

本文作者:admin       點擊: 2009-09-21 00:00
前言:
高效能類比與混合訊號領導廠商Silicon Laboratories (芯科實驗室有限公司, Nasdaq: SLAB)發表該公司任何速率(Any-Rate)精密時脈系列的新產品Si5324,該元件針對專業廣播視訊應用最佳化,為業界最低抖動、最高整合度的時脈晶片。Si5324以單一時脈晶片取代傳統的多元件視訊鎖相迴路(PLL)方案,並提供較競爭方案低80%的極佳抖動效能。Si5324能自2 kHz 至710 MHz範圍間的任一輸入頻率,生成介於2 kHz 至1.4 GHz間的任一輸出頻率,如此能簡化新世代多重速率視訊設備的同步過程,使得Si5324成為需進行同步的視訊擷取、轉換、編輯、顯示以及分配設備等視訊工作的理想之選。

在廣播視訊應用中,時脈生成和同步變得日益複雜。同步鎖相(genlock)是指將所有的視訊設備同步至一共用的同步源,由於所需支援的HD視訊格式和訊框速率不斷增加,因此該程序變得越來越具挑戰性。再者,由於業界朝向高速3G-SDI發展,舊有的視訊標準已不敷所需,因此必須進一步提升抖動效能,這也為設備製造業者增添了設計的難度。傳統的同步鎖相方案需使用離散式壓控石英晶體振盪器(VCXO)及濾波元件,支援有限的輸入/輸出頻率範圍,並且需忍受較3G-SDI要求差了許多的抖動效能。

針對同步鎖相應用,Si5342為業界最低抖動的時脈產生器,該元件能克服種種挑戰,提供5 ps pk-pk的抖動效能,綽綽有餘地滿足現有和包括3G-SDI (SMPTE 424M)在內的新興視訊標準所需。由於符合這些標準後還有大幅餘裕,因此抖動預算除分配給時脈生成外,還能被運用至系統中其他的元件,如此能簡化元件的選擇和設計。

Si5324將所有鎖相迴路元件置入一個高度整合的元件中,免除需要多個鎖相迴路晶片、外部濾波器以及VCXO元件的需求。基於Silicon Labs的專利DSPLL®技術,Si5324具備完全整合、數位程式化的迴路濾波器,可支援介於4至525 Hz範圍間的迴路頻寬,以及一個低相位雜訊內部VCO。DSPLL®技術能讓Si5324在提供抖動濾波的同時,還能除去介於迴路濾波器和VCXO元件間敏感的雜訊進入點,以降低設計複雜度並簡化線路佈局。任何速率的功能讓Si5324能在不進行任何元件變更的情況下,得以生成並同步所有共用的高解析度視訊和音訊參考頻率,讓單一設計可適用於多種應用,並簡化設計的再利用(design re-use)。

「正是Silicon Labs的專利DSPLL技術,讓Si5324能大幅簡化廣播視訊系統中的離散式時序架構。」Silicon Laboratories副總裁Dave Bresemann表示,「藉由消耗不到整體3G-SDI抖動預算的十分之一,並提供任何速率頻率的彈性,Si5324有助客戶在一開始時便先馳得點,並針對多重頻率應用實現單一晶片的設計,可大幅節省時間、系統成本和資源的耗費。」

搭配Si5324,Silicon Labs也提供相當適用於廣播視訊應用的石英晶體振盪器(XO)和 VCXO。Silicon Labs的Si590/591/595 XO/VCXO產品系列提供極具成本效益的低抖動時脈生成,並支援介於10至525 MHz之間的任意頻率、任意格式(CMOS、LVDS、LVPECL、CML),以及任何供應電壓(1.8、2.5或3.3 V),並保證抖動低於1 ps rms(極大值)。Si59x系列為Silicon Labs振盪器的最新產品系列,其中包括單一、雙重、四重和任何速率I2C可程式化XO/VCXO,這些元件能大幅簡化多重速率HD SDI應用中的時脈生成並降低材料成本。Silicon Labs前置作業時間為兩週,提供任何頻率/格式/VDD/穩定度的XO/VCXO,沒有一次性工程(NRE)或最低訂購數量(MOQ)的限制。

價格和供貨
Si5324採用極省空間的36-lead、6×6 mm QFN封裝方式,目前已提供樣品及量產。在一千顆採購量時,Si5324的單價介於17.95至57.20美元之間,依照輸出頻率範圍(A/B/C/D速度等級)而定。Si590/591/595 XO/VCXO現則採用5×7 mm產業標準封裝供貨。在一萬顆採購量時,Si590/591 XO的單價介於4.08至8.50美元,Si595 VCXO的單價介於4.89至11.48美元之間,皆視頻率和穩定度而定。歡迎至www.silabs.com/buyxo網站購買、申請樣品或建立元件型號。

電子郵件:look@compotechasia.com

聯繫電話:886-2-27201789       分機請撥:11